В процессорах аппаратно реализован ряд функций безопасности, в частности шифрование и аутентификация пользователей по протоколам IPSec, SSL и другим. В компании и ранее выпускались аппаратные ускорители шифрования, но лишь в виде сопроцессоров, рассчитанных на применение в паре с основным сетевым процессором, что, как утверждают в Motorola, в сравнении с нынешним решением увеличивало стоимость проектирования сетевого оборудования. В дальнейшем ускорители шифрования также планируется встроить и в процессоры, относящиеся к семейству PowerQUICC III, которые предназначены для инфраструктурного сетевого оборудования.

Служба новостей IDG, Сан-Франциско